一个用于12位40-MS/s低功耗流水线ADC的MDAC电路设计

被引:2
|
作者
陈利杰
周玉梅
机构
[1] 中国科学院微电子研究所
关键词
流水线模数转换; 采样保持; 运算放大器;
D O I
10.19304/j.cnki.issn1000-7180.2011.01.026
中图分类号
TN792 [];
学科分类号
摘要
文中设计了一个用于12位40MHz采样率低功耗流水线ADC的MDAC电路.通过对运放的分时复用,使得一个电路模块实现了两级MDAC功能,达到降低整个ADC功耗的目的.通过对MDAC结构的改进,使得该模块可以达到12bit精度的要求.通过优化辅助运放的带宽,使得高增益运放能够快速稳定.本设计在TSMC0.35μmmixsignal3.3V工艺下实现,在40MHz采样频率下,以奈奎斯特采样频率满幅(Vpp=2V)信号输入,其SINAD为73dB,ENOB为11.90bit,SFDR为89dB.整个电路消耗的动态功耗为9mW.
引用
收藏
页码:108 / 112
页数:5
相关论文
共 2 条
  • [1] 一种低功耗12位30MHz流水线A/D转换器
    钱文荣
    戴庆元
    朱红卫
    [J]. 微电子学, 2008, (02) : 241 - 245
  • [2] 12位100MS/s ADC中采样/保持电路的分析与设计
    张凯
    周贵贤
    刘烨
    陈贵灿
    程军
    [J]. 微电子学与计算机, 2007, (11) : 8 - 13